您的当前位置:首页湖北工业大学 2012 计算机组成原理 期末试题B,计算机科学与技术

湖北工业大学 2012 计算机组成原理 期末试题B,计算机科学与技术

2020-09-20 来源:乌哈旅游


4. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个经常需采:

A. 堆栈寻址方式 课程名称 《计算机组成原理》 任课教师签名 ______

B. 立即寻址方式

出题教师签名 2012计算机合作联盟命题组 审题教师签名 C. 隐含寻址方式

2012-2013学年第一学期考试试题 (B)卷

考试方式 (闭)卷 适用专业 计算机各专业

考试时间 (120)分钟 姓名: 学号: 班级:

题号 一 二 三 四 五 六 总分 得分 评卷人 一、单项选择题(每小题1.5分,共30分) 1. 下列各类存储器中,不是半导体存储器的是: A. EPROM B. CDROM C. DRAM D. SRAM 2. 指令系统中采用不同寻址方式的目的主要是: A. 缩短指令长度,扩大寻址空间,提高编程灵活性 B. 可以直接访问外存 C. 提供扩展操作码的可能并降低指令译码难度 D. 实现存储程序和程序控制 3. 寄存器间接寻址方式中,操作数处在: A. 通用寄存器 B. 堆栈 C. 主存储器 D. 程序计数器

D. 间接寻址方式 5. 下列部件中不属于控制器的是:

A. IR

B. 操作控制器 C. PC

D. PSW

6. 计算机操作的最小时间单位是: A. 时钟周期 B. 指令周期

C. CPU周期 D. 微指令周期

7. 在主存和CPU之间增加cache的目的是 A. 增加内存容量 B. 提高内存的可靠性 C. 解决CPU与内存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度

8. 某数在计算机中用8421BCD码表示为0111 1000 1001,其真值是: A. 789D B. 789H C. 1887D D. 11110001001B

9. 一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其最小值是: A. -127 B. -32

C. -125 D. -3

10. 计算机硬件能直接识别和执行的指令是:

A. 高级语言指令 B. 汇编语言指令 C. 机器语言指令 D. 符号语言指令

11. 输入、输出设备以及辅助存储器一般统称为:

A. I/O系统 B. 外围设备 C. 外存储器 D. 执行部件

12. 在集中式总线仲裁中,( )方式响应时间最快。

A. 链式查询 B. 独立请求

C. 计数器定时查询 D. 分布

13. 同步通信之所以比异步通信具有较高的传输速率,是因为:

A. 同步通信不需要应答信号且总线长度比较短 B. 同步通信用一个公共的时钟信号进行同步 C. 同步通信中,各部件存取时间比较接近 D. 以上各项因素的综合结果

14. 下列给出的指令系统特点中,有利于实现指令流水线的是:

Ⅰ. 指令格式规整且长度一致 Ⅱ、指令和数据按边界对齐存放 Ⅲ、只有Load/Store指令对操作数进行存储访问。

A. 仅Ⅰ、Ⅱ B. 仅Ⅱ、Ⅲ C. 仅Ⅰ、Ⅲ D. Ⅰ、Ⅱ、Ⅲ

15. 为了便于实现多级中断,保存现场信息最有效的方法是采用:

A. 通用寄存器 B. 堆栈 C. 存储器 D. 外存

16. 中断向量是:

A. 子程序入口地址

B. 中断服务程序入口地址 C. 中断服务程序出口地址

D. 中断服务程序入口地址指示器

17. 交叉存储器实质上是一种( )存储器,它能执行独立的读写操作A. 多模块,并行 B. 多模块,串行 C. 整体式,并行 D. 整体式,串行

18. 计算机系统中的存贮器系统是指:

A. RAM存贮器 B. ROM存贮器 C. 主存贮器

D. 内存贮器和外存贮器

19. 算术 / 逻辑运算单元74181ALU可完成:

A. 16种算术运算功能 B. 16种逻辑运算功能

C. 16种算术运算功能和16种逻辑运算功能 D. 4位乘法运算和除法运算功能

20. 在计数器定时查询方式下,若每次计数从0开始,则:

A. 设备号小的优先级高 B. 设备号大的优先级高

C. 每个设备使用总线的机会相同 D. 以上都不对

二、填空题(每小题1分,共10分)

1. 计算机软件一般分为( )软件和( )软件两大类。。

2. 设有七位二进制信息码 0110101,则低位增设偶校验码后的代码为( )。 3. 78H xor 90H=( )H。。

4. 某计算机存储器按字节编址,主存地址空间大小为64MB,则存储器地址寄存器MAR的位数至少是( )位。 5. 二地址指令中,操作数的物理位置有三种型式,分别是( )型、( )型和SS型。

6. 显示器上构成图像的最小单元或图象中的一个点称为( ),磁盘记录面上(2) I3:ADD R3,R4 ;(R3)+(R4)→R3 I4:MUL R4,R5 ;(R4)×(R5)→ R4

(3) I5:LDA R6,B ; M(B)→R6,M(B)是存储器单元 I6:MUL R6,R7 ;(R6)×(R7)→ R6

4. 说出至少三种加速CPU和存储器之间有效传输的措施。

五、计算题及应用题(每小题10分,共30分)

的一系列同心圆称为( )。 7. 在一个16位的总线系统中,若时钟频率是100MHz,总线的周期为5个时钟周期,则总线带宽是( )BPS。

三、判断题(每小题1分,共10分)

1.

常见的打印机有:点阵针式打印机、激光打印机、喷墨打印机。 2. 位密度是指磁道单位长度上能记录的二进制位数。 3. 指令系统是一台计算机中所有机器指令的集合。

4. 硬布线控制器的缺点:增加了到控存中读取微指令的时间,执行速度慢。 5. 实现CPU与低速外设之间工作速度上的匹配和同步是计算机接口的主要功能之一。

6. 若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字。 7. ASCII码即美国国家信息交换标准代码。标准ASCII码占9位二进制位,共表示512种字符。

8. Cache主要强调大的存储容量,以满足计算机的大容量存储要求。

9. 存储器带宽指单位时间里存储器所存取的信息量,是衡量数据传输的重要指标。

10. 指令流水线中主要存在三种相关冲突:资源相关、数据相关及控制相关。

四、简答题(每小题5分,共20分)

1. 指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 2. 简述机器指令和微指令相互关系。

3. 流水线中有三类数据相关冲突:写后读(RAW)相关;读后写(WAR)相关;

写后写(WAW)相关。分别判断以下三组指令各存在哪种类型的数据相关。 (1) I1:LDA R1,A ; M(A)→R1,M(A)是存储器单元 I2:ADD R2,R1 ;(R2)+(R1)→R2

1. 写出十进制数 -5的符合IEEE754标准的32位浮点规格化数编码。

2. 已知CPU结构如下图所示,其中包括一个累加器AC、一个状态寄存器和其

他几个寄存器。各部分之间的连线表示数据通路,箭头表示信息传递方向。完成以下工作:

①写出图中四个寄存器A、B、C、D的名称和作用;

②画出指令ADD Y的指令流程图(Y为存储单元地址,本指令功能为(AC)+(Y)→AC)。

3. 设某SRAM芯片,其存储容量为16K×8位,问:

①该芯片引出线的最小数目应该是多少?

②用该芯片构成64K×8的存储器,需要多少片该芯片?画出芯片与CPU的连线图(可以不用画出读写控制和访存控制)。

2012-2013学年第一学期考试试题 (B)卷

答案和评分标准

一、单项选择题(每小题1.5分,共30分) 1-5

B, A, C, C, D 6-10

A, C, A, C, C 11-15

B, B, D, D, B 16-20

B, A, D, C, A

二、填空题(每空1分,共10分) 1系统、应用 2 01101010 3 E8 4 26 5 RR、RS

6 像素、磁道 7 40M

三、判断题(每小题1分,共10分) 1-5

对 对 对 错 对 6-10

错 错 错 对 对

四、简答题(每小题5分,共20分)

1解:

一般来讲,在取指周期中从存储器读出的信息即指令信息; 而在执行周期中从存储器中读出的信息即为数据信息。

2解:

一条机器指令对应一段微程序,微程序是由若干条微指令序列组成的,一条机器指令的功能是由若干条微指令组成的序列来实现的。简言之,一条机器指令所完成的操作划分成若干条微指令来完成,由微指令进行解释和执行。

指令周期的每一个CPU周期对应一条微指令

3 解:

(1)写后读(RAW)相关;

(2)读后写(WAR)相关,但不会引起相关冲突; (3)写后读(RAW)相关、写后写(WAW)相关

4 解:

采用更高速的存储芯片或增加字长; 采用并行操作的双端口存储器; 采用缓存技术;

采用多体交叉存储器;

采用存储内容和地址相关的相联存储器

五、计算题及应用题(每小题10分,共30分)

1解:

-5的二进制位:-101=-1.01×22

所以:M=010…0,S=1,E=2+127=129=1000000 1

-5的符合IEEE754标准的32位浮点规格化数编码为:

1 10000001 010…0 C0A0 0000 H

2解:

①A:DR;B:IR;C:AR;D:PC ②

CPU周期 PC->AR,PC+1 MM->DR DR->IR 译码测试 Y(IR)->AR MM->DR +,ALU->AC 公操作 3解:

① 该芯片引出线的最小数目应该是:

14根地址线、8根数据线、一根片选、一根读写控制、两根电源线共26根

② 共需4片,ROM与RAM同CPU连线图如下:

A153-8A14译码A13/CS/CS/CS/CSCPU...16KB...16KB...16KB...16KBARAMRAMRAMRAM0D7-D0D7-D0D7-D0D7-D0D7-D0

因篇幅问题不能全部显示,请点此查看更多更全内容